RTC clock synchronization buffer driver delay chip

부품 번호
SKYWORKS
제조업 자
설명하다
55387 PCS
재고
부품 번호
SKYWORKS
제조업 자
설명하다
71335 PCS
재고
부품 번호
TI (Texas Instruments)
제조업 자
설명하다
72574 PCS
재고
부품 번호
TI (Texas Instruments)
제조업 자
설명하다
65768 PCS
재고
부품 번호
MICROCHIP (US Microchip)
제조업 자
설명하다
80129 PCS
재고
부품 번호
CYPRESS (Cypress)
제조업 자
설명하다
76046 PCS
재고
부품 번호
MICROCHIP (US Microchip)
제조업 자
설명하다
80881 PCS
재고
부품 번호
onsemi (Ansemi)
제조업 자
The MC100LVEP111 is a low-skew 2:1:10 differential driver for clock distribution, accepting two clock sources into one input multiplexer. The PECL input signal can be differential or single-ended (if using the VBB output). The LVEP111 can use HSTL inputs when operating under PECL conditions. The LVEP111 is designed to guarantee low output-to-output skew. Optimized design, layout, and handling minimize skew within and between devices. To ensure the tightest skew, both sides of the differential output are equally terminated to 50Ω, even if only one side is used. If not all ten pairs are used, all output pairs are similarly terminated to the same package side, whether used or not. If no outputs are used on one side, leave these outputs open circuited (unterminated). This keeps output skew to a minimum. Failure to do so will result in a 10-20 ps skew margin loss (propagation delay) in the output being used.
설명하다
99346 PCS
재고
RENESAS (Renesas)/IDT
제조업 자
설명하다
84122 PCS
재고
부품 번호
RENESAS (Renesas)/IDT
제조업 자
설명하다
53724 PCS
재고
부품 번호
SILICON LABS
제조업 자
설명하다
58026 PCS
재고
부품 번호
TI (Texas Instruments)
제조업 자
설명하다
95008 PCS
재고
부품 번호
MICROCHIP (US Microchip)
제조업 자
설명하다
77349 PCS
재고
부품 번호
XICOR
제조업 자
설명하다
70352 PCS
재고
부품 번호
ADI (Adeno)/MAXIM (Maxim)
제조업 자
설명하다
98989 PCS
재고
부품 번호
onsemi (Ansemi)
제조업 자
The MC100EP195B is a Programmable Delay Chip (PDC) mainly used for clock de-skew and timing adjustment. It provides variable latency for differential NECL/PECL input transitions. The delay section consists of a programmable matrix of gates and multiplexers, as shown in the logic diagram in Figure 2. The EP195B delay increments are digitally selectable with a resolution of approximately 10 ps and a net range of up to 10.2 ns. The desired delay is selected by the value of 10 data select inputs D(9:0), controlled by LEN (pin 10). A low on LEN enables a transparent load mode with real-time latency values ​​determined by D(9:0). A low-high transition on LEN will latch and hold the current value for any subsequent change in D(10:0). Appropriate delay values ​​for various tap numbers associated with D0 (LSB) to D9 (MSB) are shown in Table 6 and Figure 3.
설명하다
67611 PCS
재고
부품 번호
ADI (Adeno)/MAXIM (Maxim)
제조업 자
설명하다
62540 PCS
재고
부품 번호
RENESAS (Renesas)/IDT
제조업 자
설명하다
67253 PCS
재고
부품 번호
SILICON LABS
제조업 자
설명하다
85775 PCS
재고
부품 번호
SILICON LABS
제조업 자
설명하다
80499 PCS
재고